数字电路实训报告心得体会

时间:2024-08-20 08:08:06 电子技术/半导体/集成电路 我要投稿

数字电路实训报告心得体会【优】

  在当下这个社会中,报告的使用成为日常生活的常态,写报告的时候要注意内容的完整。一听到写报告就拖延症懒癌齐复发?下面是小编整理的数字电路实训报告心得体会,仅供参考,希望能够帮助到大家。

数字电路实训报告心得体会【优】

数字电路实训报告心得体会1

  不过说实话在做这次试验之前,我以为不会难做,就像以前做的实训一样,操作应该不会很难,做完实训之后两下子就将实训报告写完,直到做完这次电路实训时,我才知道其实并不容易做。它真的不像我想象中的那么简单,天真的以为自己把平时的理论课学好就可以很顺利的完成实训,事实证明我错了,当我走上试验台,我意识到要想以优秀的成绩完成此次所有的实训,难度很大,但我知道这个难度是与学到的知识成正比的,因此我想说,虽然我在实训的过程中遇到了不少困难,但最后的成绩还是不错的,因为我毕竟在这次实训中学到了许多在课堂上学不到的东西,终究使我在这次实训中受益匪浅。

  下面我想谈谈我在所做的实训中的`心得体会:

  在基尔霍夫定律和叠加定理的验证实训中,进一步学习了基尔霍夫定律和叠加定理的应用,根据所画原理图,连接好实际电路,测量出实训数据,经计算实训结果均在误差范围内,说明该实训做的成功。我认为这两个实训的实训原理还是比较简单的,但实际操作起来并不是很简单,至少我觉得那些行行色色的导线就足以把你绕花眼,所以我想说这个实训不仅仅是对你所学知识掌握情况的考察,更是对你的耐心和眼力的一种考验。

  在戴维南定理的验证实训中,了解到对于任何一个线性有源网络,总可以用一个电压源与一个电阻的串联来等效代替此电压源的电动势us等于这个有源二端网络的开路电压uoc,其等效内阻ro等于该网络中所有独立源均置零时的等效电阻。这就是戴维南定理的具体说明,我认为其实质也就是在阐述一个等效的概念,我想无论你是学习理论知识还是进行实际操作,只要抓住这个中心,我想可能你所遇到的续都问题就可以迎刃而解。不过在做这个实训,我想我们应该注意一下万用表的使用,尽管它的操作很简单,但如果你马虎大意也是完全有可能出错的,是你整个的实训前功尽弃!

  在接下来的常用电子仪器使用实训中,我们选择了对示波器的使用,我们通过了解示波器的原理,初步学会了示波器的使用方法。在试验中我们观察到了在不同频率、不同振幅下的各种波形,并且通过毫伏表得出了在不同情况下毫伏表的读数。

  我们最后一个实训做的是一阶动态电路的研究,在这个实训中我们需要测定rl一阶电路的零输入响应,零状态响应以及全响应,学习电路时间常数的测量方法。因为动态网络的过渡过程是十分短暂的单次变化过程,如果我们选择用普通示波器过渡过程和测量有关的参数,我们就必须是这种单次变化的过程重复出现。因此我们利用信号发生器输出的方波模拟阶跃激励信号,即利用方波输出的上升沿作为零状态响应的正阶跃激励信号;利用方波的下降沿作为零输入响应的负阶跃激励信号。上述是在做此实训时应注意的,因为如果不使动态网络的过渡过程单次变化重复出现,会使我们所测得的值及其不准确。同时当我们把一个电容和一个电阻串联到电路中,观察示波器中所显示的波形,如果它是周期性变化的,而且近似于镰刀形,说明对于这个一阶动态电路实训已经基本上掌握!总的来说,通过此次电路实训,我的收获真的是蛮大的,不只是学会了一些一起的使用,如毫伏表,示波器等等,更重要的是在此次实训过程中,更好的培养了我们的具体实训的能力。又因为在在实训过程中有许多实训现象,需要我们仔细的观察,并且分析现象的原因。特别有时当实训现象与我们预计的结果不相符时,就更加的需要我们仔细的思考和分析了,并且进行适当的调节。因此电路实训可以培养我们的观察能力、动手操做能力和独立思考能力。所以对于此次电路实训我觉得很成功,因为我在这次实训中真的收获到了很多从课堂上学不到的东西,真的让我感触颇深,受益匪浅!

数字电路实训报告心得体会2

  数字电路又可称为逻辑电路,通过与(&),或(>=1),非(o),异或(=1),同或(=)等门电路来实现逻辑。

  逻辑电路又可分为组合逻辑电路和时序逻辑电路。组合逻辑电路是指在某一时刻的输出状态仅仅取决于在该时刻的输入状态,而与电路过去的状态无关。

  ttl和cmos电路:ttl是晶体管输入晶体管输出逻辑的缩写,它用的电源为5v。cmos电路是由pmos管和nmos管(源极一般接地)组合而成,电源电压范围较广,从1。2v—18v都可以。

  cmos的推挽输出:输出高电平时n管截止,p管导通;输出低电平时n管导通,p管截止。输出电阻小,因此驱动能力强。

  cmos门的漏极开路式:去掉p管,输出端可以直接接在一起实现线与功能。如果用cmos管直接接在一起,那么当一个输出高电平,一个输出低电平时,p管和n管同时导通,电流很大,可能烧毁管子。单一的管子导通,只是沟道的导通,电流小,如果两个管子都导通,则形成电流回路,电流大。

  输入输出高阻:在p1和n1管的漏极再加一个p2管和n2管,当要配置成高阻时,使得p2和n2管都不导通,从而实现高阻状态。

  静态电流:输入无状态反转(高低电平变换)情况下的电流。

  动态电流:电路在逻辑状态切换过程中产生的功耗,包括瞬间导通功耗和负载电容充放电功耗两部分。门电路的上升边沿和下降边沿是不可避免的,因此在输入电压由高到低或由低变高的过程中到达vt附近时,两管同时导通产生尖峰电流。该损耗取决于输入波形的好坏(cmos工艺),电源电压的大小和输入信号的重复频率。电路的负载电容的充放电也是很大的一部分。

  esd保护:electro—staticdischarge,静电放电。

  输入输出缓冲器:是缓冲器,不是缓存器,就是一个cmos门电路。输入缓冲器的作用主要是

  1、ttl/cmos电平转换接口;

  2、过滤外部输入信号噪声。输出缓冲器的作用是增加驱动能力。

  配成输入模式不一定比输出模式更省电:输入模式时输入缓冲器会打开,而输出模式时输出缓冲器会打开。

  teseo上gpio数据寄存器读写的注意点:

  配置成普通gpio时,如果配置成输出口,那么写数据寄存器会直接输出该电平,读数据寄存器实际就是读锁存器中最后一次被写入的值。如果被配置成输入口,并且上下拉使能的话,那么写数据寄存器就是配置上下拉电阻,而读数据寄存器就是读输入引脚的缓冲器,返回的是该引脚的当前电平状况。有些平台会有专门的状态寄存器,无论当前引脚被配置成输入还是输出,读该专门的状态寄存器都返回该引脚的当前电平状况。

  引脚的boot state是指在上电重启或硬重启时引脚的状态,reset release之后的状态为reset state,reset state和state有可能不一样。teseo的uart0xtx为boot1,该引脚的信号在上电重启或硬重启时会被锁存,以备reset release时给default register map用。

  io的电源电压配置:io引脚归属于不同ioring,不同的io ring可以被输入不同的电压。cpu在判决io的`逻辑电平时会和io ring的电平(乘以高低电平的系数)作比较。

  数字电路中的摆幅:输入摆幅和输出摆幅。输入摆幅指的是最低输入高电平和最高输入低电平的差值,输出摆幅指的是最低输出高电平和最高输出低电平之间的差值,ttl的摆幅偏小。

  在时序逻辑电路里,如果输入的时钟停止,那么整个电路的功耗很低,原因是时序逻辑电路里的很多小单元的输出是由时钟驱动的,时钟停止,基本就是高阻态。如果将整个模块的电断了,那么就会更加省电。

【数字电路实训报告心得体会】相关文章:

数字电路实训报告心得体会02-05

数字电路实训心得体会11-06

数字电路实训心得体会4篇11-06

数字电路实训心得体会2篇11-18

数字电路实训心得体会(精选10篇)04-10

数字电路实训心得体会(3篇)11-08

生物实训报告 生物实训报告心得体会05-14

实训报告08-18

实训的报告06-14